上拉电阻与下拉电阻用在什么场合,上拉电阻与下拉电阻怎么接线
时间:2022-12-19来源:佚名
|
有关上拉电阻与下拉电阻的知识,介绍了这二种电阻的应用场合,用在数字电路中存在高低电平的场合,那么上拉电阻与下拉电阻怎么接线,以及上拉电阻和下拉电阻的作用是什么,一起来了解下。 用在数字电路中,且存在高低电平的场合。 使用上、下拉电阻的情况: 1、当TTL电路驱动CMOS电路时,如果TTL电路输出的高电平低于CMOS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。 2、OC门电路必须加上拉电阻,以提高输出的搞电平值。 3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。 4、在CMOS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻降低输入阻抗,提供泄荷通路。 5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限,增强抗干扰能力。 6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。 7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。 上拉电阻:电阻一端接VCC,一端接逻辑电平接入引脚(如单片机引脚) 下拉电阻:电阻一端接GND,一端接逻辑电平接入引脚(如单片机引脚)
|










